一些电阻电容在具体电路中的作用

如题,以下是我关于电阻电容作用的一些问题,请大家耐心指点,谢谢!
1.在CPLD的芯片中,一些I/O口与Vcc之间接有10K的电阻,是上拉电阻吗?如果是,那么为什么要接上拉电阻,作用何在?
2.同样在CPLD芯片中,TDI,TMS端口与Vcc之间有接上10K的电阻,TCK与DGNG之间也有接上10K的电阻,这作用是什么?
3.隔离光耦HCPL-063L的差分信号的正输入端与信号之间接有几百欧姆的电阻,电阻在这儿是防止信号上升沿过于陡峭吗,还是?电阻大小如何计算?
4.晶振电源与地之间并接的两个电容0.1uf和4.7uf都是滤波吗?还是各有自己的作用?
5.芯片NL27WZ16的正负输入端为什么要通过电阻与数字地相连接,与之相连的电阻大小如何选取?
问题有些多,但是都是我一直没有弄明白,却很想懂的问题,希望大家可以说的详细,谢谢!

一见钟情 发表于12-10 09:46 浏览65535次
分享到:

已有1条评论

  • 粽子糖果
    粽子糖果 12-10 10:03

    1.CPLD的上拉是为了加大输出的驱动能力,弱上拉有时候还是会被拉低。
    2.TDI、TMS、TCK、DGNG的10K电阻就是上拉,为了保证阻抗匹配抑制干扰,说白了就是保证稳定性。
    3.
    4.晶振的电容是为了协助起振与稳定振荡。
    5.接地是为了将静电释放掉,防止静电累积后放电的危险,并且可以减少接地电流。

添加一条新评论

只有登录用户才能评论,请先登录注册哦!

话题作者

一见钟情
一见钟情(大校)
金币:1529个|学分:3659个
立即注册
畅学电子网,带你进入电子开发学习世界
专业电子工程技术学习交流社区,加入畅学一起充电加油吧!

x

畅学电子网订阅号