-
使用QuartusII生成Testbench,然后打开Modelsim软件,进行单独仿真。 ...
by
永不止步步 | 发表时间 2015-06-12
|1686次查看
-
直接序列扩频通信系统以强抗噪声、低截获性和多址通信等特点,在军事及民用移动通信网络中得到广泛应用。文 ...
by
露水非海 | 发表时间 2016-01-05
|1644次查看
-
软件使用版本:Quartus II 13.0+Modelsim_Altera10.1d
工程使用例 ...
by
永不止步步 | 发表时间 2015-06-11
|1625次查看
-
altera的programmer的脚本命令,即Quartus_pgm,和我们在虚拟JTAG里面使用 ...
by
永不止步步 | 发表时间 2016-02-23
|1602次查看
-
以CPLD器件EPM7128SLC84—6为核心的电器定时开关控制系统设计实现24小时制时钟功能,可 ...
-
对二维信号实时处理涉及大量的复数运算且对运算速度要求很高,因此二维有限长单位脉冲响应滤波器(2D—F ...
by
郭秀斌 | 发表时间 2014-05-19
|1571次查看
-
以Quartus为例(延时数据为Stratix III器件典型延时)手动布局:module top( ...
by
永不止步步 | 发表时间 2015-10-29
|1547次查看
-
通过对TCDl50lD输出图像信号特征的简要分析,分别阐述了内、外2种除噪方法,并给出了相应的时序, ...
by
宝啦宝呀 | 发表时间 2015-05-11
|1534次查看
-
本设计首先用硬件描述语言(VHDL)进行DES(数据加密标准)、3DES(三重DES)算法编码和系统 ...
by
畅学e | 发表时间 2015-04-16
|1531次查看
-
本文主要介绍Quartus生成IP核的仿真出错问题的解决办法,感兴趣的朋友可以看看。 ...
-
针对谐波污染问题,设计并实现了一种由上、下位机组成的并联型有源电力滤波器。以TMS320C5416 ...
by
倩倩 | 发表时间 2014-06-23
|1502次查看
-
本文以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言(VHDL)为主要表达方式,以Quar ...
by
微笑眼泪 | 发表时间 2015-07-29
|1496次查看
-
脑电信号的数字处理以往采用通用PC机或单片机实现,存在实时性差等缺点。随之,基于FPGA的小波变换在 ...
by
倩倩 | 发表时间 2014-07-02
|1481次查看
-
本系统使用Nios嵌入式系统在单芯片内实现了数据处理、存储访问、数据模式转换等多个功能。采用Alte ...
by
永不止步步 | 发表时间 2014-06-19
|1480次查看
-
随着电子对抗技术的快速发展,在有源式干扰机中需要用到数字高斯白噪声。通过对混合同余法产生随机序列的原 ...
-
基于FPGA 的电机测速系统设计,以Quartus II 为设计平台,采用硬件描述语言VHDL和模块 ...
by
hcay | 发表时间 2015-02-05
|1437次查看
-
显示路径延时在以前老的Quartus II版本里不是问题,只是当Altera更新了新的版本之后(具体 ...
by
娇 | 发表时间 2016-03-26
|1433次查看
-
以CPLD为逻辑控制核心实现了ADS8323与高速FIFO的接口电路,该电路具有可靠性高、通用性强、 ...
-
2004年,Altera 正式推出了Nios II系列32位RISC嵌入式处理器。Nios II系列 ...
by
Dabing | 发表时间 2015-02-04
|1386次查看
-
在数字视频采集与处理板级系统开发的基础上,本文提出了采用 SoPC实现运动视觉处理与控制系统的设计方 ...
by
畅学e | 发表时间 2015-05-16
|1373次查看