- 
            
            本文将详细介绍因PCB走线宽度变化产生的反射对信号的影响,在何种情况下可以忽略,何种情况下必须考虑不 ... by  YYJ | 发表时间 2015-04-14  |1580次查看 
- 
            
             高速数字设计人员面临的一个挑战就是处理其电路板上的过冲、下冲、错配阻抗振铃、抖动分布和串扰问题。这 ... by  露水非海 | 发表时间 2015-12-03  |1576次查看 
- 
            
            在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号,决定着电路的性能。在应用中,逻辑可能在上 ... by  露水非海 | 发表时间 2016-03-22  |1569次查看 
- 
            
            典型信号振铃的产生。 ... by  粽子糖果 | 发表时间 2017-01-16  |1562次查看 
- 
            
            在一个高速印刷电路板 (PCB) 中,通孔在降低信号完整性性能方面一直饱受诟病。然而,过孔的使用是不 ... 
- 
            
             ADC模拟输入级仿真的确定依赖于电压和电流的准确度。正是在这个方面,模拟SPICE宏模型能够发挥作 ... by  露水非海 | 发表时间 2015-11-13  |1549次查看 
- 
            
             本篇介绍了高速数字硬件电路设计中信号完整性在通常设计的影响。这包括特征阻抗控制、终端匹配、电源和地 ... by  Dabing | 发表时间 2015-02-03  |1534次查看 
- 
            
            
  在进行PCB布线时,经常会发生这样的情况:走线通过某一区域时,由于该区域布线空间有限,不得不 ... by  粽子糖果 | 发表时间 2017-01-16  |1530次查看 
- 
            
            受紧凑设计趋势的推动,考虑到电路板空间、手机工作频率上的高滤波性能以及保存信号完整性等设计约束,分立 ... by  露水非海 | 发表时间 2016-01-11  |1521次查看 
- 
            
            本文从高速数字电路中信号线的实际电气特性出发,建立电气特性模型,寻找影响信号完整性的主要原因及解决问 ... by  hcay | 发表时间 2014-12-19  |1493次查看 
- 
            
            信号完整性是指信号在通过一定距离的传输路径后在特定接收端口相对指定发送端口信号的还原程度。 ... by  一帘幽梦飞 | 发表时间 2014-10-15  |1485次查看 
- 
            
              与SI有关的因素:反射,串扰,辐射。反射是由于传输路径上的阻抗不匹配导致;串扰是由于线间距导致; ... by  lotuse | 发表时间 2016-12-14  |1472次查看 
- 
            
            在带有DDR的嵌入式系统主板中,设计PCB最难的部分莫过于DDR的走线设计。好的走线就等于有了好的信 ... 
- 
            
            如何确保信号完整性?入门工程师告诉你:避免串扰和反射。专家工程师也告诉你:避免串扰和反射。反射在信号 ... by  Dabing | 发表时间 2015-01-24  |1444次查看 
- 
            
            目前,国际上商业的EMC仿真软件有许多种,主要应用于高频率电路板电路应用、所有分类的频率较高滤波电路 ... by  Dabing | 发表时间 2015-01-20  |1441次查看 
- 
            
            Altium Designer中进行信号完整性分析 ... by  期待 | 发表时间 2014-12-12  |1433次查看 
- 
            
            
        信号沿传输线向前传播时,每时每刻都会感受到一个瞬态阻抗,这个阻抗可能是传输线本身 ... by  粽子糖果 | 发表时间 2017-01-16  |1432次查看 
- 
            
            本文简述特性阻抗。 ... by  粽子糖果 | 发表时间 2017-01-16  |1428次查看 
- 
            
            在高级节点,有效的电网分析是确保小尺寸连接器可以处理电流需求,而不会造成潜在失效模式或信号完整性问题 ... by  倩倩 | 发表时间 2014-06-13  |1419次查看 
- 
            
            晶振输出串电阻就来自于最小化设计,对于数字电路里最重要的时钟源部分,应该特别注意保证信号完整性,最小 ... by  粽子糖果 | 发表时间 2016-12-16  |1416次查看