-
在数字通信系统中,随着PCB布线密 度,布线层数和传输信号速率的不断增加,信号完整性的问题变得越来越 ...
by
永不止步步 | 发表时间 2014-08-27
|3274次查看
-
摘要:随着封装密度的增加和工作频率的提高,MCM电路设计中的信号完整性问题已不容忽视。本文以检测器电 ...
by
一帘幽梦飞 | 发表时间 2014-10-17
|3209次查看
-
基于IBIS建模仿真分析的信号完整性问题 ...
by
黑魔 | 发表时间 2014-04-14
|3147次查看
-
本文总结的USB电路布线设计方法可以为高速电路设计布局布线的分析方法,串行总线以及其它高速电路的布线 ...
by
永不止步步 | 发表时间 2015-03-11
|2676次查看
-
在数字设计领域,时钟频率的急剧提高,超大规模高速芯片的应用,芯片的功耗越来越大,而且供电电压却越来越 ...
by
期待 | 发表时间 2015-05-13
|2411次查看
-
在当今飞速发展的电子设计领域,高速化和小型化已经成为设计的必然趋势。与此同时,信号频率的提高、电路板 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|2318次查看
-
在前文中我提到过,要重视信号上升时间,很多信号完整性问题都是由信号上升时间短引起的。本文就谈谈一个基 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|2184次查看
-
在高速电路设计中,定位信号完整性问题的传统方法是采用硬件触发来隔离事件,和/或利用深度采集存储技术 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1860次查看
-
补偿是为了使输入示波器的信号不会因为阻抗不匹配而发生信号完整性问题。补偿的方法是将探头接到示波器的方 ...
by
永不止步步 | 发表时间 2016-10-18
|1756次查看
-
为今天的高速系统设计时钟定时电路不是一件简单的事情。不断提高的时钟频率、不断缩小的定时裕度和越来越紧 ...
by
一帘幽梦飞 | 发表时间 2014-10-16
|1637次查看
-
现在的高速数字系统的时钟频率可能高达数百兆Hz,其快斜率瞬变和极高的工作频率,以及很大的电路密集度, ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1522次查看
-
摘要:在SoC设计中,信号之间的耦合作用会产生信号完整性问题,忽视信号完整性问题可能导致信号之间产生 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1517次查看
-
随着实时信号处理的速率不断加快,数字电路系统的时钟频率也随之增加。同时,半导体工艺的改进,也使得电 ...
by
露水非海 | 发表时间 2016-03-24
|1507次查看
-
具有40年研究经验的国际大师Eric Bogatin给出的:100条使信号完整性问题最小化的通用设计 ...
by
晓晓nn | 发表时间 2016-04-27
|1409次查看
-
本篇介绍了高速数字硬件电路设计中信号完整性在通常设计的影响。这包括特征阻抗控制、终端匹配、电源和地 ...
by
Dabing | 发表时间 2015-02-03
|1334次查看
-
在高级节点,有效的电网分析是确保小尺寸连接器可以处理电流需求,而不会造成潜在失效模式或信号完整性问题 ...
by
倩倩 | 发表时间 2014-06-13
|1248次查看
-
在高速PCB数字电路系统中,传输线上阻抗不匹配会造成信号反射,并出现过冲、下冲和振铃等信号畸变,而当 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1165次查看
-
在高速数字电路设计过程中,工程师采取了各种措施来解决信号完整性问题,利用差分线传输高速数字信号的方法 ...
by
露水非海 | 发表时间 2016-03-18
|1075次查看
-
1、信号完整性 什么词汇在高速数字设计中出现得最多?对了,SI(Signal Integrity), ...
by
lotuse | 发表时间 2016-10-28
|1061次查看
-
电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限 ...
by
Dabing | 发表时间 2015-02-03
|1051次查看