-
本文讨论使用分立器件进行电源时序控制的优缺点,同时介绍利用ADP5134内部精密使能引脚实现时序控制 ...
by
永不止步步 | 发表时间 2014-08-12
|1390次查看
-
SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时 ...
by
永不止步步 | 发表时间 2015-04-02
|1389次查看
-
本文主要讲一种带Cache的嵌入式CPU的设计与实现,给出了流水线CPU的关键模块的VHDL实现,经 ...
by
Dabing | 发表时间 2015-02-15
|1387次查看
-
本文主要介绍的是always块语言指导原则时序,可综合风格的Verilog HDL模块实例,组合逻辑 ...
by
宝啦宝呀 | 发表时间 2015-04-22
|1382次查看
-
无论同步还是异步复位,在对触发器时序进行分析的时候,都要考虑复位端与时钟的相位关系。 ...
by
倩倩 | 发表时间 2014-07-09
|1380次查看
-
做时序约束还是要多参考官方文档,多做一些官方的参考设计,细心,耐心优化自己的设计。做了时序约束,才发 ...
by
永不止步步 | 发表时间 2016-09-05
|1380次查看
-
振荡器就像电子系统中的电源一样无处不在,有人认为它们的重要性等同于电源,在任何需要时序信号的东西中 ...
by
zsss | 发表时间 2016-09-27
|1379次查看
-
在pcb layout中我们可以从下面的几点来分析一下PCI,PCI总线的布线有什么殊要求,如何做好 ...
by
lotuse | 发表时间 2016-08-10
|1378次查看
-
随著复杂可编程逻辑器件(CPLD)密度的提高,数字器件设计人员在进行大型设计时,既灵活又容易,而且产 ...
by
Dabing | 发表时间 2015-02-07
|1375次查看
-
关于状态机呢,想必大家应该都接触过,通俗的讲就是数电里我们学的状态转换图。状态机分为两中类型,一种叫 ...
by
倩倩 | 发表时间 2014-07-12
|1373次查看
-
...
by
乐天 | 发表时间 2014-05-13
|1370次查看
-
PS2协议也很简单,和串口接收差不多,只是数据要多一个奇偶校验位。其协议时序如下,只考虑PS2接收, ...
by
期待 | 发表时间 2015-04-11
|1367次查看
-
文章主要介绍2803x系列SPI口的时序问题。 ...
-
受时序控制的脉冲信号或时钟信号或其他信号的正确运用,对我们的设计非常有帮助。接下来,介绍下我总结的几 ...
by
永不止步步 | 发表时间 2015-07-07
|1356次查看
-
本文归纳了在I2C总线通信的过程中,参与通信的双方互相之间所传输的信息种类 ...
by
郭秀斌 | 发表时间 2014-05-20
|1349次查看
-
内存广泛应用于各类电子产品中,内存测试也是产品测试中的热点和难点。内存测试中最为关键的测试项目为DQ ...
by
黑魔 | 发表时间 2014-07-10
|1347次查看
-
目前用户最需要是一个时序分析和SI结合一体工具,而且界面要优化,设置要简单,同时需要包括Design ...
by
凯瑞 | 发表时间 2015-04-18
|1347次查看
-
PCI总线协议比较复杂,因此它的接口电路实现起来也比较困难。它不但有着严格的同步时序要求,而且为了实 ...
by
zsss | 发表时间 2016-09-14
|1342次查看
-
该电路核心元件是一只十进制计数器(时序译码器)IC,HEF4017BP(其⑩脚为供电端,⑧脚为接地端 ...
by
小尚 | 发表时间 2015-12-24
|1341次查看
-
采用可编程逻辑器件CPLD设计一个简易VGA视频信号产生模块,经过软硬件调试,最终在显示器上显示彩色 ...
by
倩倩 | 发表时间 2014-06-20
|1336次查看