-
摘要:本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyelon eII系...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
0 引言
&nBSP; &nBSP; &nBSP; 在数字系统的设计中,FPGA+ARM&nBSP;的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复
-
0 引 言
&nBSP; &nBSP; &nBSP;传统的数字电压表设汁通常以大规模ASIC(专用集成电路)为核心器件,并辅以少量中规模集成电路及显示器件构成。ASIC完成从模拟...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复
-
最近学了FPGA 一段时间,想自己做个真实的东西,笔者也是务实求真的人,呵呵。首先就选择了一个数字钟,当我昨晚了计数器模块,做按键校准的时候,就发现按键抖动的很厉害,没有C 语言做...
来自
FPGA|by
银火虫 |发表时间 2016-06-23
|0个回复
-
1) QuartusII对代码进行时序仿真时出现Error: Can't continue timing simulation because delay annotation i...
来自
FPGA|by
银火虫 |发表时间 2016-06-23
|0个回复
-
上图是我的系统结构,FPGA使用AD产生的120M差分时钟作为时钟,通过一个DCM生成120M,240M的时钟,使用DCM生成的时钟作为AD采样时钟来采样并行14bit差分数据...
-
成为嵌入式硬件工程师需要学习的内容
第一:掌握硬件总体设计&nBSP; &nBSP; 掌握硬件总体设计所必须具备的硬件设计经验与设计思路&nBSP; &nBSP; 1) 产品需求...
-
学习FPGA,在不同层次的人明显有不同的答案。先说一句,说不要开发版的都是菜鸟级选手。
我把FPGA层次划分为,鸡蛋级别,菜鸟级别,老鸟级别,高手级别四类。题主是鸡蛋级别的吧!啥...
-
FPGA这个词可能很多人都有所耳闻,尤其是理工科的同学们大多数应该都自愿或被迫被这个词刷屏过。但要真追究起来FPGA到底是个什么东西。很多非相关专业的人都会陷入一脸迷茫。不过说起开...
-
一.在quartus中新建工程后,点击工具栏里的Tools,在下拉菜单中选取Options,弹出对话框,在对话框里选择EDA Tool Options,然后在右侧的Modelsim...
-
一、关于多采样率数字滤波器
很明显从字面意思上可以理解,多采样率嘛,就是有多个采样率呗。前面所说的FIR,IIR滤波器都是只有一个采样频率,是固定不变的采样率,然而有些情况下需要...
-
quartus II 11与Modelsim&nBSP;&nBSP;6.6d联合仿真时,每次一点仿真进入Modelsim 都提示"no design loaded",...
-
对按键计数,编译不通过!!module dc_counter(rstn,up,down,dout);input &nBSP; &nBSP; &nBSP;...
-
学习PCIE也有两个月了,经过多次的失败,总算是实现了 xapp1052&n
BSP;&n
BSP;和&n
BSP;&n
BSP;xapp1030 里面的演示,但是我却
-
在演算法交易领域的最新进展是导入一些更低延迟的解决方案,其中最佳的方式是使用FPGA搭建的客制硬体。这些FPGA硬体可说是硬编码ASIC的极致性能和CPU的灵活度之间的桥梁,提供大...
-
前面的约束、综合、实现都正常通过后1. 执行烧录程序:右键单击“ Configure Target Device" 图标&nBSP; &nb...
-
FPGA的基本结构
&nBSP; &nBSP; FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程...
-
我们先谈一下FPGA基本知识:
1、硬件设计基本原则
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD...
-
关于阻塞:计算RHS并更新LHS,此时不能允许有来自任何其他Verilog语句的干扰。 所谓阻塞的概念是指在同一个always块中,其后面的赋值语句从概念上(即使不设定延迟)是在前...
-
先简单介绍一下IIC总线协议。IIC总线是philips公司推出的新一代串行通信标准总线。它仅靠两根线实现全双工通信:SDA(数据线),SCL(时钟线)。