-
PCB各层间区别
信号层(Signal Layers)
Altium Designer最多可提供32个信号层,包括顶层(top Layer)、底层(Bottom Layer)和...
-
看到一片关于AD转换设计中的基本问题整理博文,特地转载过来和大家共分享。
了解数据转换器错误及参数
1.如何选择高速模数转换之前的信号调理器件;如何解决多路模数转换的同步问题?...
-
电路开发设计需要学习的软件有哪些?电路设计软件指的是电路图绘制、优化、测试、仿真类软件。在国内,开发使用做多的电路设计软件如下:prote...
-
成为嵌入式硬件工程师需要学习的内容
第一:掌握硬件总体设计 掌握硬件总体设计所必须具备的硬件设计经验与设计思路 1) 产品需求...
-
一:基本步骤与线宽:地线>电源线>重要的信号线>....(有关层的概念)
1000mils=25。4毫米=2。54厘米1毫米=39。37mils
VIA不要与...
-
在FPGA中使用软核做嵌入式开发,有时我们会非常在意其编译后的代码体积大小,毕竟通常情况下,Microblaze都不是直接运行在DDR当中,而是运行在FPGA内部的LocalBRA...
-
安装QuartusII6.0软件
PC机系统配置要求:
1. CPU在奔腾II400MH以上,内存在512M以上;
2. 大于1GB的安装空间;
3. Win2000或Wi...
-
一、EDA技术的特点
1.现代化EDA技术大多采用“自顶向下(top-Down)”的设计程序,从而确保设计方案整体的合理和优化,避免“自底向上...
-
一、原理图常见错误(1)ERC报告管脚没有接入信号:a. 创建封装时给管脚定义了I/O属性;b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;c. 创建元件时p...
-
Cadence16.5最新破解教程
Cadence是一个功能强大的电路设计软件,功能上没得说,就是安装是个大问题。很多人安装好多遍都无法成功,最后不得不清理注册表,甚至重装系统。...
-
在 fdatool 中发现在对滤波器的数据进行定点化时,可以选择不同的 rounding mode 和 overflow mode,对于舍入模式,我以前只用过round fix f...
-
1.建一个总文件夹,如cnt
2.为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim
3.编写源代码,testbench。如cnt.v,tb_cnt.v文件,同时文...
-
keepout和Mechanical:
用protel 99或是dxp系列软件设计的工程师,一定要注意在画线的时候不论画在那一层,在线的属性选项中一定不要随便把keepout选项...
-
问题1:
在做一个项目时,发现该项目(主要才用原理图设计)可以在Quartus 9.0版本上编辑,但是无法编译通过,表现在会提示一个弹窗的错误,选择no可以继续进行,...
-
在本学期短短5周的EDA学习中,我初步对这一新的领域有了一个较为系统的理解,也为我的专业学习打开了一个新的思路,那就是电子设...
-
FDTD用有限差分式替代时域麦克斯韦旋度方程中的微分式,得到关于场分量的有限差分式,针对不同的研究对象,可在不同的坐标系中建模...
-
在Allegro系统中,建立一个零件(Symbol)之前,必须先建立零件的管脚(Pin)。元件封装大体上分两种,表贴和直插。针对不同的封装,需要制作不同...
-
PLC控制系统主要由输入部分、CPU、采样部分、输出控制和通讯部分组成,如图1所示。输入部分包括控制面板和输入模板;采样部分包括采样控制模板、AD转换模板和传感器;CPU作为系统的...
来自
PLC|by
银火虫 |发表时间 2016-05-31
|0个回复
-
摘要:由于ACS800系列DTC控制变频器的优异性能,与西门子6SE120系列变频器一同被选用于WK系列电铲。本文介绍了ACS800系列DTC控制变频器在WK系列电铲中常见的故障,...
来自
PLC|by
银火虫 |发表时间 2016-06-06
|0个回复
-
控制类产品名目繁多,各家叫法不一。通常使用的控制类产品包括DCS、PLC两大类。我们又将DCS的概念拓展到FCS。 DCS(Distributed Contorl System),...
来自
PLC|by
银火虫 |发表时间 2016-06-12
|0个回复