- 
              
              在一块新的PCB上,测试系统能否正常运行的时候,发现系统上电后没有正常启动。 系统框图如下:  在上电的时刻,CPU A(GPIO电平2.6V)会向串... 
- 
              
              作为一名硬件工程师,尤其是小公司的硬件工程师,需要做的工作将会涉及整个项目的各个方面。我们的根本目的是:把自己设计的硬件系统,以最稳定、简易的效果应用在项目产品中。希望我们国家的科... 
- 
              
              求大神指导,我在PCB手动布线遇见了这样一个问题------我对一个芯片的焊盘进行底层布线,但是始终布不出来,一布线就自动转到顶层布线了。。还要进行PCB的检测的时候出现了这些问题... 
- 
              
              1.AD 中新建CAM文件(File-New-CAM Document)
2.将gerber文件导入(File-Improt-Gerber)
3.导入NC Drill文件(Fi... 
- 
              
              【转】capture CIS与Allegro交互布局 ————作者:吴川斌1. 打开原题图,Options->P... 
- 
              
              在绘制原理图和PCB的时候,因为经常变动所以我们会需要常常进行文件保存工作,如果手动保存,可能我们在绘制原理图或PCB文件过于认真忘记保存,或者还没保存就出现电脑当机的现象,导致我... 
- 
              
                    我在学校里面就一直使用TI的产品设计PCB板,算是TI的忠实用户,用的主要是C2000系类的,像2812是最常用的,还用过2808、283... 
- 
              
               
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不... 
- 
              
              关于PCB布板,尤其是新功能的板子,按照我的经验 一般按照以下的流程画板子
一、元器件布局
对于我来说,放置完元器件,布线工作基本上就完成了绝大部分... 
- 
              
              用CADENCE的Allegro进行Layout设计,遇到多次卡顿的现象了。
具体现象是这样的,在进行一些个人认为没有问题的操作时,不知道从哪一步开始软件运行十分卡顿,例如:从某... 
- 
              
              使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直... 
- 
              
              对于电子工程师来讲,尤其是硬件工程师,必须能够看懂并且认真分析每个元器件的spec,这对于设计电路系统来说至关重要。对于画封装来说,对于芯片外围尺寸的分析,定位布局好硬件设计板的关... 
- 
              
              PADS画图,经常会遇到这样的需求,把一块PCB板的部分电路复制到另外一块板上去,通常有以下几种方法:
1.两边都点击ECO之后,再像复制WORD中的... 
- 
              
              最近有个客户的项目转过来,是用PROTEL的,本人十几年没用PROTEL,发现都不会用了。试用了一下,发现这个软件依旧是很慢很卡的样子。算了,转换为熟悉的是ALLEGRO再画好了。... 
- 
              
              
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。 
... 
- 
              
                   平常大家耳熟能详的规则来自于什么地方?      1、 公司前辈告诉你的设计经验 ... 
- 
              
              高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分: 
普通SI问题:即反射、串扰、过冲、下冲、单调性等;... 
- 
              
              网上关于设计PCB的文章不计其数,在这里只总结下自己在工作中发现的一些注意点,都是错误之后的教训。
分为两部分:
第一部分:原理图
1,电源  
用电器的电压,这... 
- 
              
              1.PCB原理图常见错误:
 
(1)ERC报告管脚没有接入信号:
 
a. 创建封装时给管脚定义了I/O属性;
 
b.创建元件或放置元... 
- 
              
                    PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中...