-
1、信号上升时间约是时钟周期的10%,即1/10x1/Fclock。例如100MHZ 使中的上升时间 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1231次查看
-
本文提出了一种更加节能而且能应用于高速应用的FPGA设计,同时本文提出一种改进的格雷码二进制码转换结 ...
by
lihong | 发表时间 2015-11-21
|1231次查看
-
MAX9489/MAX9493是多输出时钟发生器,MAX9489设计用于SOHO路由器和网络设备, ...
by
期待 | 发表时间 2015-05-12
|1231次查看
-
前几天用STC89C52单片机制作了一个电子时钟,经过一段时间的实验,发现时间精度存在误差,一分钟慢 ...
by
期待 | 发表时间 2015-11-03
|1228次查看
-
介绍了FPGA调试过程中遇到的一些基本问题的介绍,和一些问题的解决办法 ...
by
凯瑞 | 发表时间 2015-04-18
|1227次查看
-
利用异步FIFO实现FPGA与DSP进行数据通信的方案。FPGA在写时钟的控制下将数据写入FIFO, ...
by
宝啦宝呀 | 发表时间 2015-05-05
|1226次查看
-
具有较高时钟率和速度的高速DSP系统设计正在变得日益复杂。结果,增加了噪声源数。 ...
by
娇 | 发表时间 2016-01-28
|1225次查看
-
...
by
渣渣坤 | 发表时间 2018-06-22
|1224次查看
-
模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字 ...
by
lotuse | 发表时间 2016-11-29
|1222次查看
-
ARM9系列处理器是英国ARM公司设计的主流嵌入式处理器,主要包括ARM9TDMI和ARM9E-S等 ...
by
凯瑞 | 发表时间 2015-04-16
|1219次查看
-
定时器实际上也是计数器,只是计数的是固定周期的脉冲,定时/计数器很容易理解的啊。
定时器实际上也是 ...
by
期待 | 发表时间 2015-10-22
|1218次查看
-
如果你在System中的系统时钟倍频后设置为150M的话,Cputimer0定时时间可以这样理解
...
by
期待 | 发表时间 2014-12-18
|1218次查看
-
随着高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对 ...
by
期待 | 发表时间 2015-04-29
|1217次查看
-
通讯手持设备的参考时钟设计 ...
by
黑魔 | 发表时间 2014-03-15
|1217次查看
-
电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限 ...
by
Dabing | 发表时间 2015-02-03
|1215次查看
-
我们介绍了一款节能设计,即用带有门控时钟的多级可编程约翰逊计数器系统来取代多个时钟分频器,该计数器可 ...
by
永不止步步 | 发表时间 2014-08-05
|1214次查看
-
工程师生活:打造一款自己的示波器时钟 ...
by
黑魔 | 发表时间 2014-07-10
|1213次查看
-
OV9650 与处理器的接口包括SCCB接口、数据输出接口和控制接口等3 部分。SCCB 接口起到传 ...
by
fl | 发表时间 2014-10-29
|1205次查看
-
STM32的时钟系统 ...
by
永不止步步 | 发表时间 2013-11-14
|1204次查看
-
基于循环前缀的同步算法占用芯片资源适中,但是占用了27%的芯片I/O引脚,另外,时钟频率也较低,设计 ...
by
郭秀斌 | 发表时间 2014-05-22
|1203次查看