-
如果你在System中的系统时钟倍频后设置为150M的话,Cputimer0定时时间可以这样理解
...
by
期待 | 发表时间 2014-12-18
|1266次查看
-
介绍了基于智能卡读写模块ZLG500的门禁系统设计原理与方法,主要分析了该智能卡门禁系统中的数据存储 ...
by
lihong | 发表时间 2016-03-02
|1263次查看
-
MAX9489/MAX9493是多输出时钟发生器,MAX9489设计用于SOHO路由器和网络设备, ...
by
期待 | 发表时间 2015-05-12
|1263次查看
-
数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过C ...
by
娇 | 发表时间 2016-01-28
|1262次查看
-
ARM9系列处理器是英国ARM公司设计的主流嵌入式处理器,主要包括ARM9TDMI和ARM9E-S等 ...
by
凯瑞 | 发表时间 2015-04-16
|1262次查看
-
本文主要分享了FPGA设计小技巧,如何正确使用FPGA的时钟资源,希望对你的学习又说帮助。 ...
by
zsss | 发表时间 2016-09-09
|1260次查看
-
本文档包括单片机系统中常用到的时钟中断、通讯及键盘扫描等模块(见所附源程序)的说明。 ...
by
Me | 发表时间 2015-11-17
|1257次查看
-
模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字 ...
by
lotuse | 发表时间 2016-11-29
|1256次查看
-
我们介绍了一款节能设计,即用带有门控时钟的多级可编程约翰逊计数器系统来取代多个时钟分频器,该计数器可 ...
by
永不止步步 | 发表时间 2014-08-05
|1256次查看
-
在STM32中,有五个时钟源,为HSI、HSE、LSI、LSE、PLL。 ...
by
小尚 | 发表时间 2015-11-06
|1255次查看
-
前几天用STC89C52单片机制作了一个电子时钟,经过一段时间的实验,发现时间精度存在误差,一分钟慢 ...
by
期待 | 发表时间 2015-11-03
|1253次查看
-
电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限 ...
by
Dabing | 发表时间 2015-02-03
|1252次查看
-
具有较高时钟率和速度的高速DSP系统设计正在变得日益复杂。结果,增加了噪声源数。 ...
by
娇 | 发表时间 2016-01-28
|1252次查看
-
介绍了FPGA调试过程中遇到的一些基本问题的介绍,和一些问题的解决办法 ...
by
凯瑞 | 发表时间 2015-04-18
|1252次查看
-
通讯手持设备的参考时钟设计 ...
by
黑魔 | 发表时间 2014-03-15
|1251次查看
-
本文介绍了使用定时器2~4的两个设备进行通信时时钟配置问题。 ...
by
长长11 | 发表时间 2019-03-29
|1250次查看
-
你认为你的射频 (RF) 采样设计运行的还不错,其原因在于你选择了合适的器件,并且定 ...
by
粽子糖果 | 发表时间 2017-05-13
|1248次查看
-
...
by
晓晓nn | 发表时间 2019-06-27
|1248次查看
-
1、信号上升时间约是时钟周期的10%,即1/10x1/Fclock。例如100MHZ 使中的上升时间 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1246次查看
-
随着高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对 ...
by
期待 | 发表时间 2015-04-29
|1245次查看