-
具有较高时钟率和速度的高速DSP系统设计正在变得日益复杂。结果,增加了噪声源数。 ...
by
娇 | 发表时间 2016-01-28
|1171次查看
-
如果你在System中的系统时钟倍频后设置为150M的话,Cputimer0定时时间可以这样理解
...
by
期待 | 发表时间 2014-12-18
|1170次查看
-
外部复位它是影响时钟模块和所有内部电路,属于同步复位,但外部Reset引脚为逻辑低电平。上电复位它是 ...
by
期待 | 发表时间 2015-04-17
|1169次查看
-
介绍了FPGA调试过程中遇到的一些基本问题的介绍,和一些问题的解决办法 ...
by
凯瑞 | 发表时间 2015-04-18
|1168次查看
-
基于AT89S51单片机最小系统制作:利用单片机的第9脚可以设计成复位系统,我们采用按键复位;利用单 ...
by
长长11 | 发表时间 2018-11-19
|1167次查看
-
定时器实际上也是计数器,只是计数的是固定周期的脉冲,定时/计数器很容易理解的啊。
定时器实际上也是 ...
by
期待 | 发表时间 2015-10-22
|1167次查看
-
本文提出了一种更加节能而且能应用于高速应用的FPGA设计,同时本文提出一种改进的格雷码二进制码转换结 ...
by
lihong | 发表时间 2015-11-21
|1165次查看
-
利用异步FIFO实现FPGA与DSP进行数据通信的方案。FPGA在写时钟的控制下将数据写入FIFO, ...
by
宝啦宝呀 | 发表时间 2015-05-05
|1162次查看
-
MAX9489/MAX9493是多输出时钟发生器,MAX9489设计用于SOHO路由器和网络设备, ...
by
期待 | 发表时间 2015-05-12
|1160次查看
-
通讯手持设备的参考时钟设计 ...
by
黑魔 | 发表时间 2014-03-15
|1157次查看
-
...
by
渣渣坤 | 发表时间 2018-06-22
|1154次查看
-
模拟锁相环电路锁定检测问题解答 1.PLL锁定有那些检测方法,它们特点是什么? 一种是最为简单的数字 ...
by
lotuse | 发表时间 2016-11-29
|1153次查看
-
工程师生活:打造一款自己的示波器时钟 ...
by
黑魔 | 发表时间 2014-07-10
|1153次查看
-
随着高速、高精度A/D转换器(ADC)的发展,尤其是能直接进行中频采样的高分辨率数据转换器的上市,对 ...
by
期待 | 发表时间 2015-04-29
|1151次查看
-
介绍一种基于高性能单片机C8051F021、实时时钟SD2300和Flash存储器K9G8G08的数 ...
by
lihong | 发表时间 2016-03-03
|1150次查看
-
ARM9系列处理器是英国ARM公司设计的主流嵌入式处理器,主要包括ARM9TDMI和ARM9E-S等 ...
by
凯瑞 | 发表时间 2015-04-16
|1150次查看
-
电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限 ...
by
Dabing | 发表时间 2015-02-03
|1149次查看
-
这里给大家分享一个AT89S52语言常用程序——单片机的数字时钟。 ...
by
小尚 | 发表时间 2015-12-02
|1146次查看
-
我们介绍了一款节能设计,即用带有门控时钟的多级可编程约翰逊计数器系统来取代多个时钟分频器,该计数器可 ...
by
永不止步步 | 发表时间 2014-08-05
|1144次查看
-
今天介绍与全局时钟资源相关的Xilinx器件常用的原语的含义与用法,耐心看完,你一定收获不小。 ...
by
银火虫 | 发表时间 2016-04-25
|1143次查看